Chinese [zh], .pdf, 🚀/duxiu, 10.1MB, 📗 Book (unknown), duxiu/11372213.zip
数字逻辑电路 🔍
北京:科学出版社, Gao deng yuan xiao dian zi xin xi lei jiao cai, Beijing, 2005
魏达等编著; 魏达; 高強; 金玉善 🔍
description
1 (p0-1): 目录
1 (p0-2): 前言
1 (p0-3): 第一章 数制与编码
1 (p0-4): 1.1 计数体制
1 (p0-5): 1.1.1 十进制数
2 (p0-6): 1.1.2 二进制数
4 (p0-7): 1.1.3 八进制数和十六进制数
5 (p0-8): 1.1.4 数制间的转换
10 (p0-9): 1.2 带符号数的代码表示
10 (p0-10): 1.2.1 机器数与真值
10 (p0-11): 1.2.2 原码
11 (p0-12): 1.2.3 反码
12 (p0-13): 1.2.4 补码
13 (p0-14): 1.2.5 机器数的加减运算
15 (p0-15): 1.2.6 十进制的补数
16 (p0-16): 1.3 数的定点表示与浮点表示
16 (p0-17): 1.3.1 数的定点表示法
16 (p0-18): 1.3.2 数的浮点表示法
18 (p0-19): 1.4 数码与字符的代码表示
18 (p0-20): 1.4.1 十进制数的二进制编码(BCD码)
20 (p0-21): 1.4.2 可靠性编码
28 (p0-22): 1.4.3 字符代码(ASCII码)
29 (p0-23): 习题一
31 (p0-24): 2.1.1 逻辑变量与逻辑函数
31 (p0-25): 第二章 逻辑代数基础
31 (p0-26): 2.1 逻辑代数的基本概念
32 (p0-27): 2.1.2 基本逻辑运算及基本逻辑门
34 (p0-28): 2.2 逻辑代数的公理、定理及规则
35 (p0-29): 2.2.1 逻辑代数的公理和基本定理
36 (p0-30): 2.2.2 逻辑代数的基本规则
38 (p0-31): 2.3 逻辑函数的表示方法
38 (p0-32): 2.3.1 逻辑函数的基本形式
39 (p0-33): 2.3.2 逻辑函数的标准形式
44 (p0-34): 2.3.3 逻辑函数表达式的转换
45 (p0-35): 2.4 逻辑函数的化简
46 (p0-36): 2.4.1 公式化简法
47 (p0-37): 2.4.2 卡诺图化简法
55 (p0-38): 2.4.3 列表化简法
62 (p0-39): 习题二
64 (p0-40): 第三章 逻辑门电路
64 (p0-41): 3.1 概述
65 (p0-42): 3.2 半导体管的开关特性
65 (p0-43): 3.2.1 晶体二极管的开关特性
67 (p0-44): 3.2.2 晶体三极管的开关特性
69 (p0-45): 3.2.3 MOS管的开关特性
70 (p0-46): 3.3 分离元件逻辑门电路
71 (p0-47): 3.3.1 与门电路
72 (p0-48): 3.3.3 非门电路
72 (p0-49): 3.3.2 或门电路
74 (p0-50): 3.3.4 与非门电路
75 (p0-51): 3.3.5 或非门电路
75 (p0-52): 3.4 TTL门电路
75 (p0-53): 3.4.1 TTL与非门的电路结构及工作原理
77 (p0-54): 3.4.2 TTL与非门的电压传输特性及抗干扰能力
79 (p0-55): 3.4.3 TTL与非门的输入特性、输出特性
84 (p0-56): 3.4.4 TTL与非门的动态特性
85 (p0-57): 3.5 其他类型的TTL门电路
85 (p0-58): 3.5.1 集电极开路门(OC门)
90 (p0-59): 3.5.2 三态门(TS门、三种状态输出门)
92 (p0-60): 3.6.1 CMOS反相器
92 (p0-61): 3.6 CMOS门电路
93 (p0-62): 3.6.2 CMOS与非门
93 (p0-63): 3.6.3 CMOS或非门
93 (p0-64): 3.6.4 CMOS三态门
94 (p0-65): 3.6.5 CMOS传输门及双向模拟开关
95 (p0-66): 3.7 数字集成电路的正确使用
95 (p0-67): 3.7.1 TTL电路的正确使用
95 (p0-68): 3.7.2 CMOS电路的正确使用
96 (p0-69): 习题三
102 (p0-70): 第四章 组合逻辑电路
102 (p0-71): 4.1 组合逻辑电路的特点
103 (p0-72): 4.2.1 分析方法
103 (p0-73): 4.2 组合逻辑电路的分析与设计
106 (p0-74): 4.2.2 设计方法
113 (p0-75): 4.3 编码器
113 (p0-76): 4.3.1 二进制编码器
114 (p0-77): 4.3.2 二-十进制编码器
115 (p0-78): 4.3.3 优先编码器
119 (p0-79): 4.4 译码器
119 (p0-80): 4.4.1 二进制译码器
122 (p0-81): 4.4.2 二-十进制译码器
125 (p0-82): 4.4.3 显示译码器
128 (p0-83): 4.5 数据分配器与数据选择器
132 (p0-84): 4.6.1 一位加法器
132 (p0-85): 4.6 加法器
133 (p0-86): 4.6.2 串行进位加法器
134 (p0-87): 4.6.3 超前进位加法器
136 (p0-88): 4.7 数值比较器
137 (p0-89): 4.7.1 一位数值比较器
137 (p0-90): 4.7.2 4位数值比较器
140 (p0-91): 4.8 奇偶校验器
142 (p0-92): 4.9 利用中规模集成电路进行组合电路设计
150 (p0-93): 4.10 组合逻辑电路的竞争与冒险
155 (p0-94): 习题四
158 (p0-95): 5.1.1 基本R-S触发器
158 (p0-96): 第五章 集成触发器
158 (p0-97): 5.1 基本R-S触发器
161 (p0-98): 5.1.2 触发器的功能描述方法
164 (p0-99): 5.2 电平触发方式的触发器
164 (p0-100): 5.2.1 电平触发式R-S触发器
166 (p0-101): 5.2.2 电平触发式D触发器
167 (p0-102): 5.2.3 电平触发式J-K触发器
169 (p0-103): 5.2.4 电平触发式T触发器
170 (p0-104): 5.3 主从触发式触发器
170 (p0-105): 5.3.1 主从R-S触发器
171 (p0-106): 5.3.2 主从J-K触发器
173 (p0-107): 5.4 边沿触发式触发器
174 (p0-108): 5.4.1 利用传输延迟的边沿触发器
176 (p0-109): 5.4.2 维持-阻塞D触发器
177 (p0-110): 5.5 触发器逻辑功能的转换
177 (p0-111): 5.5.1 由D触发器到其他功能触发器的转换
178 (p0-112): 5.5.2 由J-K触发器到其他功能触发器的转换
179 (p0-113): 习题五
182 (p0-114): 第六章 同步时序逻辑电路
182 (p0-115): 6.1 时序逻辑电路的特点和描述方法
182 (p0-116): 6.1.1 时序逻辑电路的特点
183 (p0-117): 6.1.2 时序逻辑电路的表示方法
184 (p0-118): 6.2 同步时序逻辑电路的分析
189 (p0-119): 6.3 寄存器
190 (p0-120): 6.3.1 数码寄存器
191 (p0-121): 6.3.2 移位寄存器
194 (p0-122): 6.4 计数器
195 (p0-123): 6.4.1 二进制计数器
198 (p0-124): 6.4.2 十进制计数器
201 (p0-125): 6.5 同步时序逻辑电路的设计
201 (p0-126): 6.5.1 设计方法与步骤
202 (p0-127): 6.5.2 原始状态图和原始状态表
205 (p0-128): 6.5.3 状态化简
213 (p0-129): 6.5.4 状态分配
215 (p0-130): 6.5.5 同步时序逻辑电路设计举例
232 (p0-131): 习题六
236 (p0-132): 第七章 异步时序逻辑电路
236 (p0-133): 7.1 脉冲型异步时序逻辑电路的分析
237 (p0-134): 7.1.1 脉冲型异步时序逻辑电路的特点
237 (p0-135): 7.1.2 脉冲型异步时序逻辑电路的分析步骤及举例
242 (p0-136): 7.2 脉冲型异步时序逻辑电路的设计
242 (p0-137): 7.2.1 脉冲型异步时序逻辑电路设计的特点
243 (p0-138): 7.2.2 脉冲型异步时序逻辑电路的设计步骤及举例
256 (p0-139): 7.3 电平型异步时序电路的分析
256 (p0-140): 7.3.1 电平型异步时序电路的特点
259 (p0-141): 7.3.2 电平型异步时序电路的分析步骤及举例
261 (p0-142): 7.4 电平型异步时序电路的设计
266 (p0-143): 7.5 异步时序电路中的竞争与冒险
267 (p0-144): 7.5.1 异步时序电路中的非临界竞争、临界竞争和时序冒险
268 (p0-145): 7.5.2 异步时序电路中时序冒险的消除
272 (p0-146): 7.5.3 电平型异步时序电路的本质冒险
273 (p0-147): 习题七
276 (p0-148): 第八章 半导体存储器和可编程逻辑器件
276 (p0-149): 8.1 半导体存储器概述
277 (p0-150): 8.2 随机存取存储器
277 (p0-151): 8.2.1 随机存储器原理
278 (p0-152): 8.2.2 静态随机存储器
279 (p0-153): 8.2.3 动态随机存储器
280 (p0-154): 8.3.1 固定只读存储器
280 (p0-155): 8.3 只读存储器
282 (p0-156): 8.3.2 可编程只读存储器
283 (p0-157): 8.3.3 可擦除可编程只读存储器
284 (p0-158): 8.3.4 ROM应用举例
286 (p0-159): 8.4 可编程逻辑阵列(PLA)
286 (p0-160): 8.4.1 组合型可编程逻辑阵列
288 (p0-161): 8.4.2 时序型可编程逻辑阵列
291 (p0-162): 8.5 通用阵列逻辑(GAL)
291 (p0-163): 8.5.1 通用阵列逻辑器件的结构
294 (p0-164): 8.5.2 通用阵列逻辑器件的配置与工作方式
296 (p0-165): 8.5.3 GAL的开发以及在线编程技术
299 (p0-166): 习题八
300 (p0-167): 第九章 数字系统及其设计
300 (p0-168): 9.1 数字系统概述
301 (p0-169): 9.2 数字系统的描述及设计
303 (p0-170): 9.3 算法状态机图
307 (p0-171): 9.4 寄存器传送语言
317 (p0-172): 习题九
318 (p0-173): 第十章 VHDL语言简介
318 (p0-174): 10.1 概述
319 (p0-175): 10.2 数据类型及数据对象
319 (p0-176): 10.2.1 预定义类型以及自定义类型
320 (p0-177): 10.2.2 数据对象及其声明与赋值
321 (p0-178): 10.2.3 属性
322 (p0-179): 10.3 运算符、语句和函数
322 (p0-180): 10.3.1 VHDL中的预定义算符
322 (p0-181): 10.3.2 VHDL的基本控制语句
325 (p0-182): 10.3.3 VHDL中的函数
326 (p0-183): 10.4 VHDL程序构成
326 (p0-184): 10.4.1 实体声明
327 (p0-185): 10.4.2 结构定义的硬件构造描述
330 (p0-186): 10.4.3 结构定义的数据流描述和行为描述
332 (p0-187): 10.5 VHDL描述及设计举例
336 (p0-188): 习题十
337 (p0-189): 参考文献
1 (p0-2): 前言
1 (p0-3): 第一章 数制与编码
1 (p0-4): 1.1 计数体制
1 (p0-5): 1.1.1 十进制数
2 (p0-6): 1.1.2 二进制数
4 (p0-7): 1.1.3 八进制数和十六进制数
5 (p0-8): 1.1.4 数制间的转换
10 (p0-9): 1.2 带符号数的代码表示
10 (p0-10): 1.2.1 机器数与真值
10 (p0-11): 1.2.2 原码
11 (p0-12): 1.2.3 反码
12 (p0-13): 1.2.4 补码
13 (p0-14): 1.2.5 机器数的加减运算
15 (p0-15): 1.2.6 十进制的补数
16 (p0-16): 1.3 数的定点表示与浮点表示
16 (p0-17): 1.3.1 数的定点表示法
16 (p0-18): 1.3.2 数的浮点表示法
18 (p0-19): 1.4 数码与字符的代码表示
18 (p0-20): 1.4.1 十进制数的二进制编码(BCD码)
20 (p0-21): 1.4.2 可靠性编码
28 (p0-22): 1.4.3 字符代码(ASCII码)
29 (p0-23): 习题一
31 (p0-24): 2.1.1 逻辑变量与逻辑函数
31 (p0-25): 第二章 逻辑代数基础
31 (p0-26): 2.1 逻辑代数的基本概念
32 (p0-27): 2.1.2 基本逻辑运算及基本逻辑门
34 (p0-28): 2.2 逻辑代数的公理、定理及规则
35 (p0-29): 2.2.1 逻辑代数的公理和基本定理
36 (p0-30): 2.2.2 逻辑代数的基本规则
38 (p0-31): 2.3 逻辑函数的表示方法
38 (p0-32): 2.3.1 逻辑函数的基本形式
39 (p0-33): 2.3.2 逻辑函数的标准形式
44 (p0-34): 2.3.3 逻辑函数表达式的转换
45 (p0-35): 2.4 逻辑函数的化简
46 (p0-36): 2.4.1 公式化简法
47 (p0-37): 2.4.2 卡诺图化简法
55 (p0-38): 2.4.3 列表化简法
62 (p0-39): 习题二
64 (p0-40): 第三章 逻辑门电路
64 (p0-41): 3.1 概述
65 (p0-42): 3.2 半导体管的开关特性
65 (p0-43): 3.2.1 晶体二极管的开关特性
67 (p0-44): 3.2.2 晶体三极管的开关特性
69 (p0-45): 3.2.3 MOS管的开关特性
70 (p0-46): 3.3 分离元件逻辑门电路
71 (p0-47): 3.3.1 与门电路
72 (p0-48): 3.3.3 非门电路
72 (p0-49): 3.3.2 或门电路
74 (p0-50): 3.3.4 与非门电路
75 (p0-51): 3.3.5 或非门电路
75 (p0-52): 3.4 TTL门电路
75 (p0-53): 3.4.1 TTL与非门的电路结构及工作原理
77 (p0-54): 3.4.2 TTL与非门的电压传输特性及抗干扰能力
79 (p0-55): 3.4.3 TTL与非门的输入特性、输出特性
84 (p0-56): 3.4.4 TTL与非门的动态特性
85 (p0-57): 3.5 其他类型的TTL门电路
85 (p0-58): 3.5.1 集电极开路门(OC门)
90 (p0-59): 3.5.2 三态门(TS门、三种状态输出门)
92 (p0-60): 3.6.1 CMOS反相器
92 (p0-61): 3.6 CMOS门电路
93 (p0-62): 3.6.2 CMOS与非门
93 (p0-63): 3.6.3 CMOS或非门
93 (p0-64): 3.6.4 CMOS三态门
94 (p0-65): 3.6.5 CMOS传输门及双向模拟开关
95 (p0-66): 3.7 数字集成电路的正确使用
95 (p0-67): 3.7.1 TTL电路的正确使用
95 (p0-68): 3.7.2 CMOS电路的正确使用
96 (p0-69): 习题三
102 (p0-70): 第四章 组合逻辑电路
102 (p0-71): 4.1 组合逻辑电路的特点
103 (p0-72): 4.2.1 分析方法
103 (p0-73): 4.2 组合逻辑电路的分析与设计
106 (p0-74): 4.2.2 设计方法
113 (p0-75): 4.3 编码器
113 (p0-76): 4.3.1 二进制编码器
114 (p0-77): 4.3.2 二-十进制编码器
115 (p0-78): 4.3.3 优先编码器
119 (p0-79): 4.4 译码器
119 (p0-80): 4.4.1 二进制译码器
122 (p0-81): 4.4.2 二-十进制译码器
125 (p0-82): 4.4.3 显示译码器
128 (p0-83): 4.5 数据分配器与数据选择器
132 (p0-84): 4.6.1 一位加法器
132 (p0-85): 4.6 加法器
133 (p0-86): 4.6.2 串行进位加法器
134 (p0-87): 4.6.3 超前进位加法器
136 (p0-88): 4.7 数值比较器
137 (p0-89): 4.7.1 一位数值比较器
137 (p0-90): 4.7.2 4位数值比较器
140 (p0-91): 4.8 奇偶校验器
142 (p0-92): 4.9 利用中规模集成电路进行组合电路设计
150 (p0-93): 4.10 组合逻辑电路的竞争与冒险
155 (p0-94): 习题四
158 (p0-95): 5.1.1 基本R-S触发器
158 (p0-96): 第五章 集成触发器
158 (p0-97): 5.1 基本R-S触发器
161 (p0-98): 5.1.2 触发器的功能描述方法
164 (p0-99): 5.2 电平触发方式的触发器
164 (p0-100): 5.2.1 电平触发式R-S触发器
166 (p0-101): 5.2.2 电平触发式D触发器
167 (p0-102): 5.2.3 电平触发式J-K触发器
169 (p0-103): 5.2.4 电平触发式T触发器
170 (p0-104): 5.3 主从触发式触发器
170 (p0-105): 5.3.1 主从R-S触发器
171 (p0-106): 5.3.2 主从J-K触发器
173 (p0-107): 5.4 边沿触发式触发器
174 (p0-108): 5.4.1 利用传输延迟的边沿触发器
176 (p0-109): 5.4.2 维持-阻塞D触发器
177 (p0-110): 5.5 触发器逻辑功能的转换
177 (p0-111): 5.5.1 由D触发器到其他功能触发器的转换
178 (p0-112): 5.5.2 由J-K触发器到其他功能触发器的转换
179 (p0-113): 习题五
182 (p0-114): 第六章 同步时序逻辑电路
182 (p0-115): 6.1 时序逻辑电路的特点和描述方法
182 (p0-116): 6.1.1 时序逻辑电路的特点
183 (p0-117): 6.1.2 时序逻辑电路的表示方法
184 (p0-118): 6.2 同步时序逻辑电路的分析
189 (p0-119): 6.3 寄存器
190 (p0-120): 6.3.1 数码寄存器
191 (p0-121): 6.3.2 移位寄存器
194 (p0-122): 6.4 计数器
195 (p0-123): 6.4.1 二进制计数器
198 (p0-124): 6.4.2 十进制计数器
201 (p0-125): 6.5 同步时序逻辑电路的设计
201 (p0-126): 6.5.1 设计方法与步骤
202 (p0-127): 6.5.2 原始状态图和原始状态表
205 (p0-128): 6.5.3 状态化简
213 (p0-129): 6.5.4 状态分配
215 (p0-130): 6.5.5 同步时序逻辑电路设计举例
232 (p0-131): 习题六
236 (p0-132): 第七章 异步时序逻辑电路
236 (p0-133): 7.1 脉冲型异步时序逻辑电路的分析
237 (p0-134): 7.1.1 脉冲型异步时序逻辑电路的特点
237 (p0-135): 7.1.2 脉冲型异步时序逻辑电路的分析步骤及举例
242 (p0-136): 7.2 脉冲型异步时序逻辑电路的设计
242 (p0-137): 7.2.1 脉冲型异步时序逻辑电路设计的特点
243 (p0-138): 7.2.2 脉冲型异步时序逻辑电路的设计步骤及举例
256 (p0-139): 7.3 电平型异步时序电路的分析
256 (p0-140): 7.3.1 电平型异步时序电路的特点
259 (p0-141): 7.3.2 电平型异步时序电路的分析步骤及举例
261 (p0-142): 7.4 电平型异步时序电路的设计
266 (p0-143): 7.5 异步时序电路中的竞争与冒险
267 (p0-144): 7.5.1 异步时序电路中的非临界竞争、临界竞争和时序冒险
268 (p0-145): 7.5.2 异步时序电路中时序冒险的消除
272 (p0-146): 7.5.3 电平型异步时序电路的本质冒险
273 (p0-147): 习题七
276 (p0-148): 第八章 半导体存储器和可编程逻辑器件
276 (p0-149): 8.1 半导体存储器概述
277 (p0-150): 8.2 随机存取存储器
277 (p0-151): 8.2.1 随机存储器原理
278 (p0-152): 8.2.2 静态随机存储器
279 (p0-153): 8.2.3 动态随机存储器
280 (p0-154): 8.3.1 固定只读存储器
280 (p0-155): 8.3 只读存储器
282 (p0-156): 8.3.2 可编程只读存储器
283 (p0-157): 8.3.3 可擦除可编程只读存储器
284 (p0-158): 8.3.4 ROM应用举例
286 (p0-159): 8.4 可编程逻辑阵列(PLA)
286 (p0-160): 8.4.1 组合型可编程逻辑阵列
288 (p0-161): 8.4.2 时序型可编程逻辑阵列
291 (p0-162): 8.5 通用阵列逻辑(GAL)
291 (p0-163): 8.5.1 通用阵列逻辑器件的结构
294 (p0-164): 8.5.2 通用阵列逻辑器件的配置与工作方式
296 (p0-165): 8.5.3 GAL的开发以及在线编程技术
299 (p0-166): 习题八
300 (p0-167): 第九章 数字系统及其设计
300 (p0-168): 9.1 数字系统概述
301 (p0-169): 9.2 数字系统的描述及设计
303 (p0-170): 9.3 算法状态机图
307 (p0-171): 9.4 寄存器传送语言
317 (p0-172): 习题九
318 (p0-173): 第十章 VHDL语言简介
318 (p0-174): 10.1 概述
319 (p0-175): 10.2 数据类型及数据对象
319 (p0-176): 10.2.1 预定义类型以及自定义类型
320 (p0-177): 10.2.2 数据对象及其声明与赋值
321 (p0-178): 10.2.3 属性
322 (p0-179): 10.3 运算符、语句和函数
322 (p0-180): 10.3.1 VHDL中的预定义算符
322 (p0-181): 10.3.2 VHDL的基本控制语句
325 (p0-182): 10.3.3 VHDL中的函数
326 (p0-183): 10.4 VHDL程序构成
326 (p0-184): 10.4.1 实体声明
327 (p0-185): 10.4.2 结构定义的硬件构造描述
330 (p0-186): 10.4.3 结构定义的数据流描述和行为描述
332 (p0-187): 10.5 VHDL描述及设计举例
336 (p0-188): 习题十
337 (p0-189): 参考文献
Alternative publisher
Science Press
Alternative edition
China, People's Republic, China
Alternative edition
Di 1 ban, Beijing, 2005
metadata comments
related_files:
filepath:高等院校电子信息类教材 数字逻辑电路_11372213.zip — md5:2c7ceb4f76d6536021c31f0f8c7588fc — filesize:21169613
filepath:_11372213.zip — md5:58a9ea081522761dac0cd44ce932500f — filesize:21112402
filepath:_11372213.zip — md5:c09440be357b1aaf74ce5b4d3b8a8ee5 — filesize:21112402
filepath:11372213.zip — md5:0c9ce978f5326e2c7ec033b97aa9fd00 — filesize:21132997
filepath:11372213.rar — md5:9520190df481708d82d51a40a9aa9df4 — filesize:21117196
filepath:11372213.zip — md5:3bbfdc3ed790885685d11e360ff80025 — filesize:21103466
filepath:/读秀/读秀4.0/读秀/4.0/数据库20-4/11372213.zip
filepath:河师超星23690本(1.4T)/河北13/_11372213.zip
filepath:高等院校电子信息类教材 数字逻辑电路_11372213.zip — md5:2c7ceb4f76d6536021c31f0f8c7588fc — filesize:21169613
filepath:_11372213.zip — md5:58a9ea081522761dac0cd44ce932500f — filesize:21112402
filepath:_11372213.zip — md5:c09440be357b1aaf74ce5b4d3b8a8ee5 — filesize:21112402
filepath:11372213.zip — md5:0c9ce978f5326e2c7ec033b97aa9fd00 — filesize:21132997
filepath:11372213.rar — md5:9520190df481708d82d51a40a9aa9df4 — filesize:21117196
filepath:11372213.zip — md5:3bbfdc3ed790885685d11e360ff80025 — filesize:21103466
filepath:/读秀/读秀4.0/读秀/4.0/数据库20-4/11372213.zip
filepath:河师超星23690本(1.4T)/河北13/_11372213.zip
date open sourced
2024-06-13
🚀 Fast downloads
Become a member to support the long-term preservation of books, papers, and more. To show our gratitude for your support, you get fast downloads. ❤️
- Option #1: Fast Partner Server #1 (recommended) (open in viewer) (no redirect) (short filename) (no browser verification or waitlists)
- Option #2: Fast Partner Server #2 (open in viewer) (no redirect) (short filename)
- Option #3: Fast Partner Server #3 (open in viewer) (no redirect) (short filename)
- Option #4: Fast Partner Server #4 (open in viewer) (no redirect) (short filename)
- Option #5: Fast Partner Server #5 (open in viewer) (no redirect) (short filename)
🐢 Slow downloads
From trusted partners. More information in the FAQ. (might require browser verification — unlimited downloads!)
- Option #1: Slow Partner Server #1 (slightly faster but with waitlist)
- Option #2: Slow Partner Server #2 (slightly faster but with waitlist)
- Option #3: Slow Partner Server #3 (no waitlist, but can be very slow)
- After downloading: Open in our viewer
External downloads
All download options have the same file, and should be safe to use. That said, always be cautious when downloading files from the internet, especially from sites external to Anna’s Archive. For example, be sure to keep your devices updated.
-
For large files, we recommend using a download manager to prevent interruptions.
Recommended download managers: JDownloader -
You will need an ebook or PDF reader to open the file, depending on the file format.
Recommended ebook readers: Anna’s Archive online viewer, ReadEra, and Calibre -
Use online tools to convert between formats.
Recommended conversion tools: CloudConvert -
You can send both PDF and EPUB files to your Kindle or Kobo eReader.
Recommended tools: Amazon‘s “Send to Kindle” and djazz‘s “Send to Kobo/Kindle” -
Support authors and libraries
✍️ If you like this and can afford it, consider buying the original, or supporting the authors directly.
📚 If this is available at your local library, consider borrowing it for free there.
Total downloads:
A “file MD5” is a hash that gets computed from the file contents, and is reasonably unique based on that content. All shadow libraries that we have indexed on here primarily use MD5s to identify files.
A file might appear in multiple shadow libraries. For information about the various datasets that we have compiled, see the Datasets page.
For information about this particular file, check out its JSON file. Live/debug JSON version. Live/debug page.